從圖1可以看出模數(shù)和數(shù)模轉(zhuǎn)換器在信號處理系統(tǒng)中所處的位置。以視頻信號的處理流程為例進(jìn)行簡單的說明:1.通常傳感器會先感應(yīng),將自然的光影像轉(zhuǎn)化為模擬信號輸入。2.轉(zhuǎn)化得到的模擬信號會先進(jìn)行放大,為了避免信號的高頻干擾成份在模數(shù) 轉(zhuǎn)換后折射到低頻區(qū)域,模擬信號會先進(jìn)行抗混疊濾波(Antiabasing filter),再進(jìn)行模數(shù)轉(zhuǎn)換。.濾波后的模擬視頻信號通過ADC變成數(shù)字視頻信號,數(shù)字視頻信號可通過數(shù)字信號處理電路進(jìn)行濾波/圖像處理/壓縮的動作。4.當(dāng)需要將該視頻信號輸出時,將數(shù)字電路處理過的視頻信號先經(jīng)過數(shù)模轉(zhuǎn)換器轉(zhuǎn)化為模擬信號,由于數(shù)模轉(zhuǎn)換器直接輸出的信號仍然帶有時鐘臺階(step),所以會再經(jīng)過光滑濾波器(smooth filter)后再輸出。使得階梯狀信號中的各個電平變?yōu)槎M(jìn)制碼。寶山區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)

視頻速度模數(shù)轉(zhuǎn)換器(video-speed AD converter)是指針對視頻速度將模擬信號轉(zhuǎn)變?yōu)閿?shù)字信號的電子元件。通常的模數(shù)轉(zhuǎn)換器是將一個輸入電壓信號轉(zhuǎn)換為一個輸出的數(shù)字信號。由于數(shù)字信號本身不具有實(shí)際意義,**表示一個相對大小。故任何一個模數(shù)轉(zhuǎn)換器都需要一個參考模擬量作為轉(zhuǎn)換的標(biāo)準(zhǔn),比較常見的參考標(biāo)準(zhǔn)為比較大的可轉(zhuǎn)換信號大小。而輸出的數(shù)字量則表示輸入信號相對于參考信號的大小。真實(shí)的世界是模擬的世界,隨著集成電路設(shè)計(jì)技術(shù)和制造工藝的進(jìn)步,信號的處理越來越多的以數(shù)字信號的方式進(jìn)行,數(shù)字電路處理信號的速度越來越快,精度也越來越高,模數(shù)轉(zhuǎn)換器(Analog Digital Converter)和數(shù)模轉(zhuǎn)換器(DigitalAnalog Converter)是連接模擬世界和數(shù)字世界的橋梁,數(shù)字電路處理速度和精度的日益提高對轉(zhuǎn)換器的要求也越來越高。松江區(qū)質(zhì)量數(shù)模轉(zhuǎn)換器量大從優(yōu)它由若干個相同的R、2R網(wǎng)絡(luò)節(jié)組成,每節(jié)對應(yīng)于一個輸入位。節(jié)與節(jié)之間串接成倒T形網(wǎng)絡(luò)。

二進(jìn)制權(quán)重圖6是5比特二進(jìn)制權(quán)重的數(shù)模轉(zhuǎn)換器的實(shí)現(xiàn)方式,總共只有5個二進(jìn)制編碼的電流單元,即后一個電流大小是前一個的兩倍,5比特二進(jìn)制輸入直接控制5個開關(guān),用以確定流到負(fù)載RL的電流大小,形成模擬電壓輸出Vout。此方式實(shí)現(xiàn)的數(shù)模轉(zhuǎn)換器控制非常簡單,N比特?cái)?shù)字輸入碼直接依次加在二進(jìn)制加權(quán)電流單元開關(guān)上,不需要任何的譯碼動作。為了達(dá)到比較好的版圖匹配,n*IO電流單元由n個單獨(dú)的IO單元來實(shí)現(xiàn)。二進(jìn)制加權(quán)數(shù)模轉(zhuǎn)換器的缺點(diǎn)就是DNL 比較差,理論上來講,**差的DNL發(fā)生在MSB(Most significant Bit)的轉(zhuǎn)換:
分辨率分辨率是指D/A轉(zhuǎn)換器能夠轉(zhuǎn)換的二進(jìn)制位數(shù)。位數(shù)越多,分辨率越高。對一個分辨率為n位的D/A轉(zhuǎn)換器,能夠分辨的輸入信號為滿量程的1/2n。 [1]例如:8位的D/A轉(zhuǎn)換器,若電壓滿量程為5V,則能分辨的**小電壓為5V/28≈20mV, 10位的D/A轉(zhuǎn)換器,若電壓滿量程為5V,則能分辨的**小電壓為5V/210≈5mV。轉(zhuǎn)換時間圖5-2轉(zhuǎn)換時間是指D/A轉(zhuǎn)換器由數(shù)字量輸入到轉(zhuǎn)換輸出穩(wěn)定為止所需的時間。轉(zhuǎn)換時間也叫隱定時間或者建立時間。當(dāng)輸出的模擬量為電壓時,建立時間較長,主要是輸出運(yùn)算放大器所需的時間。圖5-2中所示的ts即為轉(zhuǎn)換時間。D/A轉(zhuǎn)換器基本上由4個部分組成,即權(quán)電阻網(wǎng)絡(luò)、運(yùn)算放大器、基準(zhǔn)電源和模擬開關(guān)。

逐次逼近型ADC:逐次逼近型ADC是另一種直接ADC,它也產(chǎn)生一系列比較電壓VR,但與并聯(lián)比較型ADC不同,它是逐個產(chǎn)生比較電壓,逐次與輸入電壓分別比較,以逐漸逼近的方式進(jìn)行模數(shù)轉(zhuǎn)換的。逐次逼近型ADC每次轉(zhuǎn)換都要逐位比較,需要(n+1)個節(jié)拍脈沖才能完成,所以它比并聯(lián)比較型ADC的轉(zhuǎn)換速度慢,比雙分積型ADC要快得多,屬于中速ADC器件。另外位數(shù)多時,它需用的元器件比并聯(lián)比較型少得多,所以它是集成ADC中,應(yīng)用較廣的一種 [5]。雙積分型ADC:屬于間接型ADC,它先對輸入采樣電壓和基準(zhǔn)電壓進(jìn)行兩次積分,以獲得與采樣電壓平均值成正比的時間間隔,同時在這個時間間隔內(nèi),用計(jì)數(shù)器對標(biāo)準(zhǔn)時鐘脈沖(CP)計(jì)數(shù),計(jì)數(shù)器輸出的計(jì)數(shù)結(jié)果就是對應(yīng)的數(shù)字量。雙積分型ADC優(yōu)點(diǎn)是抗干擾能力強(qiáng);穩(wěn)定性好;可實(shí)現(xiàn)高精度模數(shù)轉(zhuǎn)換。主要缺點(diǎn)是轉(zhuǎn)換速度低,因此這種轉(zhuǎn)換器大多應(yīng)用于要求精度較高而轉(zhuǎn)換速度要求不高的儀器儀表中,例如用于多位高精度數(shù)字直流電壓表中 [5]。數(shù)字信號先進(jìn)行解碼,即把數(shù)字碼轉(zhuǎn)換成與之對應(yīng)的電平,形成階梯狀信號,然后進(jìn)行低通濾波。金山區(qū)加工數(shù)模轉(zhuǎn)換器性價比
R–2R倒T形電阻網(wǎng)絡(luò)DAC是工作速度較快、應(yīng)用較多的一種。寶山區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)
即0111...111到1000 ...000之間的轉(zhuǎn)換,此時所有電流單元開關(guān)都有開/關(guān)互換的動作。假設(shè)單個電流單元的標(biāo)準(zhǔn)偏差為σ(I),根據(jù)統(tǒng)計(jì)學(xué)原理,可以簡單的求得**差DNL為(2N _1)1/2*σ(I)/IOo。 INL偏差和Unary數(shù)模轉(zhuǎn)換器是一樣的。分段組合由前面的分析可知Unary譯碼方式比二進(jìn)制權(quán)重方式能夠?qū)崿F(xiàn)更高的精度,但是其數(shù)字譯碼電路的復(fù)雜性以及功耗在高分辨率的要求下是以2的指數(shù)的方式增大,所以變的難以接受。對于更高精度的數(shù)模轉(zhuǎn)換器,一般用兩種方式相結(jié)合的方式來實(shí)現(xiàn),即分段組合法方式(Segmented Architecture)。其中MSB部分由Unary方式來實(shí)現(xiàn),達(dá)到高分辨率,LSB部分由Binary Weighted方式來實(shí)現(xiàn),以節(jié)省Digital部分的面積。寶山區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)
上海集震電子科技有限公司是一家有著先進(jìn)的發(fā)展理念,先進(jìn)的管理經(jīng)驗(yàn),在發(fā)展過程中不斷完善自己,要求自己,不斷創(chuàng)新,時刻準(zhǔn)備著迎接更多挑戰(zhàn)的活力公司,在上海市等地區(qū)的電子元器件中匯聚了大量的人脈以及**,在業(yè)界也收獲了很多良好的評價,這些都源自于自身的努力和大家共同進(jìn)步的結(jié)果,這些評價對我們而言是比較好的前進(jìn)動力,也促使我們在以后的道路上保持奮發(fā)圖強(qiáng)、一往無前的進(jìn)取創(chuàng)新精神,努力把公司發(fā)展戰(zhàn)略推向一個新高度,在全體員工共同努力之下,全力拼搏將共同集震供應(yīng)和您一起攜手走向更好的未來,創(chuàng)造更有價值的產(chǎn)品,我們將以更好的狀態(tài),更認(rèn)真的態(tài)度,更飽滿的精力去創(chuàng)造,去拼搏,去努力,讓我們一起更好更快的成長!
DAC主要由數(shù)字寄存器、模擬電子開關(guān)、位權(quán)網(wǎng)絡(luò)、求和運(yùn)算放大器和基準(zhǔn)電壓源(或恒流源)組成。用存于數(shù)字寄存器的數(shù)字量的各位數(shù)碼,分別控制對應(yīng)位的模擬電子開關(guān),使數(shù)碼為1的位在位權(quán)網(wǎng)絡(luò)上產(chǎn)生與其位權(quán)成正比的電流值,再由運(yùn)算放大器對各電流值求和,并轉(zhuǎn)換成電壓值 [1]。根據(jù)位權(quán)網(wǎng)絡(luò)的不同,可以構(gòu)成不同類型的DAC,如權(quán)電阻網(wǎng)絡(luò)DAC、R–2R倒T形電阻網(wǎng)絡(luò)DAC和單值電流型網(wǎng)絡(luò)DAC等。權(quán)電阻網(wǎng)絡(luò)DAC的轉(zhuǎn)換精度取決于基準(zhǔn)電壓VREF,以及模擬電子開關(guān)、運(yùn)算放大器和各權(quán)電阻值的精度。它的缺點(diǎn)是各權(quán)電阻的阻值都不相同,位數(shù)多時,其阻值相差甚遠(yuǎn),這給保證精度帶來很大困難,特別是對于集成電路的制作很不利...