轉(zhuǎn)換精度1、分辨率A/D轉(zhuǎn)換器的分辨率以輸出二進(jìn)制(或十進(jìn)制)數(shù)的位數(shù)來表示。它說明A/D轉(zhuǎn)換器對(duì)輸入信號(hào)的分辨能力。從理論上講,n位輸出的A/D轉(zhuǎn)換器能區(qū)分2n個(gè)不同等級(jí)的輸入模擬電壓,能區(qū)分輸入電壓的**小值為滿量程輸入的1/2n。在比較大輸入電壓一定時(shí),輸出位數(shù)愈多,分辨率愈高。例如A/D轉(zhuǎn)換器輸出為8位二進(jìn)制數(shù),輸入信號(hào)比較大值為5V,那么這個(gè)轉(zhuǎn)換器應(yīng)能區(qū)分出輸入信號(hào)的**小電壓為19.53mV [6]。2、轉(zhuǎn)換誤差轉(zhuǎn)換誤差通常是以輸出誤差的比較大值形式給出。它表示A/D轉(zhuǎn)換器實(shí)際輸出的數(shù)字量和理論上的輸出數(shù)字量之間的差別。常用比較低有效位的倍數(shù)表示。例如給出相對(duì)誤差不大于±LSB/2,這就表明實(shí)際輸出的數(shù)字量和理論上應(yīng)得到的輸出數(shù)字量之間的誤差小于比較低位的半個(gè)字 [6]。對(duì)于布局的考慮也是轉(zhuǎn)換輸出選擇中的一個(gè)方面,尤其當(dāng)采用LVDS技術(shù)時(shí)。靜安區(qū)加工數(shù)模轉(zhuǎn)換器怎么樣

T型電阻網(wǎng)絡(luò)圖9-3為T型電阻網(wǎng)絡(luò)4位D/A轉(zhuǎn)換器的原理圖。圖9-3中電阻譯碼網(wǎng)絡(luò)是由R和2R兩種阻值的電阻組成T型電阻網(wǎng)絡(luò),運(yùn)算放大器構(gòu)成電壓跟隨器,圖9-3中略去了數(shù)據(jù)鎖存器,電子開關(guān)S3、S2、S1、S0在二進(jìn)制數(shù)D相應(yīng)位的控制下或者接參考電壓VR(相應(yīng)位為1)或者接地 (相應(yīng)位為0)。當(dāng)電子開關(guān)S3、S2、S1、S0全部接地時(shí),從任一節(jié)點(diǎn)a、b、c、d向其左下看的等效電阻都等于R當(dāng)D0單獨(dú)作用時(shí),T型電阻網(wǎng)絡(luò)如圖9-4中的圖(a)所示。把a(bǔ)點(diǎn)左下等效成戴維寧電源,如圖9-4中的圖(b)所示;然后依次把b點(diǎn)、c點(diǎn)、d點(diǎn)它們的左下電路等效成戴維南電源時(shí)分別如圖9-4中的圖(c)、圖(d)、圖(e)所示。由于電壓跟隨器的輸入電阻很大,遠(yuǎn)遠(yuǎn)大于R,所以D0單獨(dú)作用時(shí),d點(diǎn)電位幾乎就是戴維南電源的開路電壓D0VR/16,此時(shí)轉(zhuǎn)換器的輸出為 [4]普陀區(qū)智能數(shù)模轉(zhuǎn)換器生產(chǎn)企業(yè)對(duì)于雙極性D/A轉(zhuǎn)換,理想值為負(fù)域滿量程。

實(shí)際上從數(shù)學(xué)關(guān)系來看,INL的微分結(jié)果即是DNL, DNL的積分結(jié)果即是INL 。5.單調(diào)性:單調(diào)性是指數(shù)模轉(zhuǎn)換器輸入在逐漸增加時(shí),輸出也是逐步增加的,若輸入增加,輸出卻減小,此時(shí)即呈現(xiàn)非單調(diào)性,如圖4左是單調(diào)性的,圖4右是非單調(diào)性的,此時(shí)DNL會(huì)小于-1LSB6.信噪比(SNR:即信號(hào)功率比上噪聲功率(dB),前面己經(jīng)證實(shí)過,理想N位數(shù)模轉(zhuǎn)換器SNRMax=6.02N+1.76 dB,實(shí)際SNR會(huì)小于理想值。7.信噪失真比(SNDR):即信號(hào)功率比上噪聲功率加諧波功率(dB ),噪聲包含量化噪聲和干擾噪聲等等,失真則是因數(shù)模轉(zhuǎn)換器的非線性輸出一輸入關(guān)系所引起的,在頻譜上出現(xiàn)信號(hào)諧波。
即0111...111到1000 ...000之間的轉(zhuǎn)換,此時(shí)所有電流單元開關(guān)都有開/關(guān)互換的動(dòng)作。假設(shè)單個(gè)電流單元的標(biāo)準(zhǔn)偏差為σ(I),根據(jù)統(tǒng)計(jì)學(xué)原理,可以簡(jiǎn)單的求得**差DNL為(2N _1)1/2*σ(I)/IOo。 INL偏差和Unary數(shù)模轉(zhuǎn)換器是一樣的。分段組合由前面的分析可知Unary譯碼方式比二進(jìn)制權(quán)重方式能夠?qū)崿F(xiàn)更高的精度,但是其數(shù)字譯碼電路的復(fù)雜性以及功耗在高分辨率的要求下是以2的指數(shù)的方式增大,所以變的難以接受。對(duì)于更高精度的數(shù)模轉(zhuǎn)換器,一般用兩種方式相結(jié)合的方式來實(shí)現(xiàn),即分段組合法方式(Segmented Architecture)。其中MSB部分由Unary方式來實(shí)現(xiàn),達(dá)到高分辨率,LSB部分由Binary Weighted方式來實(shí)現(xiàn),以節(jié)省Digital部分的面積。數(shù)模轉(zhuǎn)換有兩種轉(zhuǎn)換方式:并行數(shù)模轉(zhuǎn)換和串行數(shù)模轉(zhuǎn)換。

數(shù)字模擬轉(zhuǎn)換(digital-to-analog conversion、D/A轉(zhuǎn)換器)是計(jì)算機(jī)采集控制系統(tǒng)與模擬量控制對(duì)象之間緊密聯(lián)系的橋梁。D/A轉(zhuǎn)換器的作用是將離散的數(shù)字信號(hào)轉(zhuǎn)換為連續(xù)變化的模擬信號(hào); [1]一個(gè)常見的例子就是以下的這個(gè)處理過程:通過調(diào)制解調(diào)器,將計(jì)算機(jī)上數(shù)據(jù)轉(zhuǎn)換為模擬信號(hào),然后通過雙絞電話線來傳輸。執(zhí)行這個(gè)功能的電路就叫做數(shù)字模擬轉(zhuǎn)換器(DAC)。對(duì)于應(yīng)用計(jì)算機(jī)采集系統(tǒng)的工業(yè)控制領(lǐng)域,D/A轉(zhuǎn)換器是其不可缺少的重要組成部分。 [這一過程的精確度受量化誤差的限制。徐匯區(qū)智能數(shù)模轉(zhuǎn)換器量大從優(yōu)
R–2R倒T形電阻網(wǎng)絡(luò)DAC是工作速度較快、應(yīng)用較多的一種。靜安區(qū)加工數(shù)模轉(zhuǎn)換器怎么樣
間接ADC是先將輸入模擬電壓轉(zhuǎn)換成時(shí)間或頻率,然后再把這些中間量轉(zhuǎn)換成數(shù)字量,常用的有中間量是時(shí)間的雙積分型ADC [5]。并聯(lián)比較型ADC:由于并聯(lián)比較型ADC采用各量級(jí)同時(shí)并行比較,各位輸出碼也是同時(shí)并行產(chǎn)生,所以轉(zhuǎn)換速度快是它的突出優(yōu)點(diǎn),同時(shí)轉(zhuǎn)換速度與輸出碼位的多少無關(guān)。并聯(lián)比較型ADC的缺點(diǎn)是成本高、功耗大。因?yàn)閚位輸出的ADC,需要2n個(gè)電阻,(2n-1)個(gè)比較器和D觸發(fā)器,以及復(fù)雜的編碼網(wǎng)絡(luò),其元件數(shù)量隨位數(shù)的增加,以幾何級(jí)數(shù)上升。所以這種ADC適用于要求高速、低分辯率的場(chǎng)合 [5]。靜安區(qū)加工數(shù)模轉(zhuǎn)換器怎么樣
上海集震電子科技有限公司在同行業(yè)領(lǐng)域中,一直處在一個(gè)不斷銳意進(jìn)取,不斷制造創(chuàng)新的市場(chǎng)高度,多年以來致力于發(fā)展富有創(chuàng)新價(jià)值理念的產(chǎn)品標(biāo)準(zhǔn),在上海市等地區(qū)的電子元器件中始終保持良好的商業(yè)口碑,成績讓我們喜悅,但不會(huì)讓我們止步,殘酷的市場(chǎng)磨煉了我們堅(jiān)強(qiáng)不屈的意志,和諧溫馨的工作環(huán)境,富有營養(yǎng)的公司土壤滋養(yǎng)著我們不斷開拓創(chuàng)新,勇于進(jìn)取的無限潛力,集震供應(yīng)攜手大家一起走向共同輝煌的未來,回首過去,我們不會(huì)因?yàn)槿〉昧艘稽c(diǎn)點(diǎn)成績而沾沾自喜,相反的是面對(duì)競(jìng)爭(zhēng)越來越激烈的市場(chǎng)氛圍,我們更要明確自己的不足,做好迎接新挑戰(zhàn)的準(zhǔn)備,要不畏困難,激流勇進(jìn),以一個(gè)更嶄新的精神面貌迎接大家,共同走向輝煌回來!
DAC主要由數(shù)字寄存器、模擬電子開關(guān)、位權(quán)網(wǎng)絡(luò)、求和運(yùn)算放大器和基準(zhǔn)電壓源(或恒流源)組成。用存于數(shù)字寄存器的數(shù)字量的各位數(shù)碼,分別控制對(duì)應(yīng)位的模擬電子開關(guān),使數(shù)碼為1的位在位權(quán)網(wǎng)絡(luò)上產(chǎn)生與其位權(quán)成正比的電流值,再由運(yùn)算放大器對(duì)各電流值求和,并轉(zhuǎn)換成電壓值 [1]。根據(jù)位權(quán)網(wǎng)絡(luò)的不同,可以構(gòu)成不同類型的DAC,如權(quán)電阻網(wǎng)絡(luò)DAC、R–2R倒T形電阻網(wǎng)絡(luò)DAC和單值電流型網(wǎng)絡(luò)DAC等。權(quán)電阻網(wǎng)絡(luò)DAC的轉(zhuǎn)換精度取決于基準(zhǔn)電壓VREF,以及模擬電子開關(guān)、運(yùn)算放大器和各權(quán)電阻值的精度。它的缺點(diǎn)是各權(quán)電阻的阻值都不相同,位數(shù)多時(shí),其阻值相差甚遠(yuǎn),這給保證精度帶來很大困難,特別是對(duì)于集成電路的制作很不利...