數(shù)模轉(zhuǎn)換器,又稱D/A轉(zhuǎn)換器,簡稱DAC,它是把數(shù)字量轉(zhuǎn)變成模擬的器件。D/A轉(zhuǎn)換器基本上由4個(gè)部分組成,即權(quán)電阻網(wǎng)絡(luò)、運(yùn)算放大器、基準(zhǔn)電源和模擬開關(guān)。模數(shù)轉(zhuǎn)換器中一般都要用到數(shù)模轉(zhuǎn)換器,模數(shù)轉(zhuǎn)換器即A/D轉(zhuǎn)換器,簡稱ADC,它是把連續(xù)的模擬信號(hào)轉(zhuǎn)變?yōu)殡x散的數(shù)字信號(hào)的器件。一種將二進(jìn)制數(shù)字量形式的離散信號(hào)轉(zhuǎn)換成以標(biāo)準(zhǔn)量(或參考量)為基準(zhǔn)的模擬量的轉(zhuǎn)換器,簡稱 DAC數(shù)模轉(zhuǎn)換器或D/A 轉(zhuǎn)換器。最常見的數(shù)模轉(zhuǎn)換器是將并行二進(jìn)制的數(shù)字量轉(zhuǎn)換為直流電壓或直流電流,它常用作過程控制計(jì)算機(jī)系統(tǒng)的輸出通道,與執(zhí)行器相連,實(shí)現(xiàn)對(duì)生產(chǎn)過程的自動(dòng)控制。數(shù)模轉(zhuǎn)換器電路還用在利用反饋技術(shù)的模數(shù)轉(zhuǎn)換器設(shè)計(jì)中。CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)、LVDS(低壓差分信令),還是CML(電流模式邏輯)。閔行區(qū)質(zhì)量數(shù)模轉(zhuǎn)換器私人定做

實(shí)際上從數(shù)學(xué)關(guān)系來看,INL的微分結(jié)果即是DNL, DNL的積分結(jié)果即是INL 。5.單調(diào)性:單調(diào)性是指數(shù)模轉(zhuǎn)換器輸入在逐漸增加時(shí),輸出也是逐步增加的,若輸入增加,輸出卻減小,此時(shí)即呈現(xiàn)非單調(diào)性,如圖4左是單調(diào)性的,圖4右是非單調(diào)性的,此時(shí)DNL會(huì)小于-1LSB6.信噪比(SNR:即信號(hào)功率比上噪聲功率(dB),前面己經(jīng)證實(shí)過,理想N位數(shù)模轉(zhuǎn)換器SNRMax=6.02N+1.76 dB,實(shí)際SNR會(huì)小于理想值。7.信噪失真比(SNDR):即信號(hào)功率比上噪聲功率加諧波功率(dB ),噪聲包含量化噪聲和干擾噪聲等等,失真則是因數(shù)模轉(zhuǎn)換器的非線性輸出一輸入關(guān)系所引起的,在頻譜上出現(xiàn)信號(hào)諧波。黃浦區(qū)加工數(shù)模轉(zhuǎn)換器現(xiàn)價(jià)這樣就要求定義一個(gè)參數(shù)來表示新的數(shù)字信號(hào)采樣自模擬信號(hào)速率。

2.主要的輸出選項(xiàng)是CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)、LVDS(低壓差分信令),以及CML(電流模式邏輯) [2]。3.要考慮的問題包括:功耗、瞬變、數(shù)據(jù)與時(shí)鐘的變形,以及對(duì)噪聲的抑制能力 [2]。4.對(duì)于布局的考慮也是轉(zhuǎn)換輸出選擇中的一個(gè)方面,尤其當(dāng)采用LVDS技術(shù)時(shí)。 當(dāng)設(shè)計(jì)者有多種ADC選擇時(shí),他們必須考慮采用哪種類型的數(shù)字?jǐn)?shù)據(jù)輸出:CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)、LVDS(低壓差分信令),還是CML(電流模式邏輯)。ADC中所采用的每種數(shù)字輸出類型都各有優(yōu)缺點(diǎn),設(shè)計(jì)者應(yīng)結(jié)合自己的應(yīng)用來考慮。這些因素取決于ADC的采樣速率與分辨率、輸出數(shù)據(jù)速率,以及系統(tǒng)設(shè)計(jì)的功率要求,等等 [2]。
分辨率分辨率是指D/A轉(zhuǎn)換器能夠轉(zhuǎn)換的二進(jìn)制位數(shù)。位數(shù)越多,分辨率越高。對(duì)一個(gè)分辨率為n位的D/A轉(zhuǎn)換器,能夠分辨的輸入信號(hào)為滿量程的1/2n。 [1]例如:8位的D/A轉(zhuǎn)換器,若電壓滿量程為5V,則能分辨的**小電壓為5V/28≈20mV, 10位的D/A轉(zhuǎn)換器,若電壓滿量程為5V,則能分辨的**小電壓為5V/210≈5mV。轉(zhuǎn)換時(shí)間圖5-2轉(zhuǎn)換時(shí)間是指D/A轉(zhuǎn)換器由數(shù)字量輸入到轉(zhuǎn)換輸出穩(wěn)定為止所需的時(shí)間。轉(zhuǎn)換時(shí)間也叫隱定時(shí)間或者建立時(shí)間。當(dāng)輸出的模擬量為電壓時(shí),建立時(shí)間較長,主要是輸出運(yùn)算放大器所需的時(shí)間。圖5-2中所示的ts即為轉(zhuǎn)換時(shí)間。在D/A轉(zhuǎn)換過程中,影響轉(zhuǎn)換精度的主要因素有失調(diào)誤差、增益誤差、非線性誤差和微分非線性誤差。

轉(zhuǎn)換時(shí)間轉(zhuǎn)換時(shí)間是指A/D轉(zhuǎn)換器從轉(zhuǎn)換控制信號(hào)到來開始,到輸出端得到穩(wěn)定的數(shù)字信號(hào)所經(jīng)過的時(shí)間 [7]。不同類型的轉(zhuǎn)換器轉(zhuǎn)換速度相差甚遠(yuǎn)。其中并行比較A/D轉(zhuǎn)換器的轉(zhuǎn)換速度比較高,8位二進(jìn)制輸出的單片集成A/D轉(zhuǎn)換器轉(zhuǎn)換時(shí)間可達(dá)到50ns以內(nèi),逐次比較型A/D轉(zhuǎn)換器次之,它們多數(shù)轉(zhuǎn)換時(shí)間在10-50μs以內(nèi)。間接A/D轉(zhuǎn)換器的速度**慢,如雙積分A/D轉(zhuǎn)換器的轉(zhuǎn)換時(shí)間大都在幾十毫秒至幾百毫秒之間。在實(shí)際應(yīng)用中,應(yīng)從系統(tǒng)數(shù)據(jù)總的位數(shù)、精度要求、輸入模擬信號(hào)的范圍以及輸入信號(hào)極性等方面綜合考慮A/D轉(zhuǎn)換器的選用 [7]。由于工作溫度會(huì)對(duì)運(yùn)算放大器加權(quán)電阻網(wǎng)絡(luò)等產(chǎn)生影響,所以只有在一定的工作范圍內(nèi)才能保證額定精度指標(biāo)。閔行區(qū)智能數(shù)模轉(zhuǎn)換器生產(chǎn)企業(yè)
數(shù)模轉(zhuǎn)換有兩種轉(zhuǎn)換方式:并行數(shù)模轉(zhuǎn)換和串行數(shù)模轉(zhuǎn)換。閔行區(qū)質(zhì)量數(shù)模轉(zhuǎn)換器私人定做
二進(jìn)制權(quán)重圖6是5比特二進(jìn)制權(quán)重的數(shù)模轉(zhuǎn)換器的實(shí)現(xiàn)方式,總共只有5個(gè)二進(jìn)制編碼的電流單元,即后一個(gè)電流大小是前一個(gè)的兩倍,5比特二進(jìn)制輸入直接控制5個(gè)開關(guān),用以確定流到負(fù)載RL的電流大小,形成模擬電壓輸出Vout。此方式實(shí)現(xiàn)的數(shù)模轉(zhuǎn)換器控制非常簡單,N比特?cái)?shù)字輸入碼直接依次加在二進(jìn)制加權(quán)電流單元開關(guān)上,不需要任何的譯碼動(dòng)作。為了達(dá)到比較好的版圖匹配,n*IO電流單元由n個(gè)單獨(dú)的IO單元來實(shí)現(xiàn)。二進(jìn)制加權(quán)數(shù)模轉(zhuǎn)換器的缺點(diǎn)就是DNL 比較差,理論上來講,**差的DNL發(fā)生在MSB(Most significant Bit)的轉(zhuǎn)換:閔行區(qū)質(zhì)量數(shù)模轉(zhuǎn)換器私人定做
上海集震電子科技有限公司是一家有著先進(jìn)的發(fā)展理念,先進(jìn)的管理經(jīng)驗(yàn),在發(fā)展過程中不斷完善自己,要求自己,不斷創(chuàng)新,時(shí)刻準(zhǔn)備著迎接更多挑戰(zhàn)的活力公司,在上海市等地區(qū)的電子元器件中匯聚了大量的人脈以及**,在業(yè)界也收獲了很多良好的評(píng)價(jià),這些都源自于自身的努力和大家共同進(jìn)步的結(jié)果,這些評(píng)價(jià)對(duì)我們而言是比較好的前進(jìn)動(dòng)力,也促使我們?cè)谝院蟮牡缆飞媳3謯^發(fā)圖強(qiáng)、一往無前的進(jìn)取創(chuàng)新精神,努力把公司發(fā)展戰(zhàn)略推向一個(gè)新高度,在全體員工共同努力之下,全力拼搏將共同集震供應(yīng)和您一起攜手走向更好的未來,創(chuàng)造更有價(jià)值的產(chǎn)品,我們將以更好的狀態(tài),更認(rèn)真的態(tài)度,更飽滿的精力去創(chuàng)造,去拼搏,去努力,讓我們一起更好更快的成長!
DAC主要由數(shù)字寄存器、模擬電子開關(guān)、位權(quán)網(wǎng)絡(luò)、求和運(yùn)算放大器和基準(zhǔn)電壓源(或恒流源)組成。用存于數(shù)字寄存器的數(shù)字量的各位數(shù)碼,分別控制對(duì)應(yīng)位的模擬電子開關(guān),使數(shù)碼為1的位在位權(quán)網(wǎng)絡(luò)上產(chǎn)生與其位權(quán)成正比的電流值,再由運(yùn)算放大器對(duì)各電流值求和,并轉(zhuǎn)換成電壓值 [1]。根據(jù)位權(quán)網(wǎng)絡(luò)的不同,可以構(gòu)成不同類型的DAC,如權(quán)電阻網(wǎng)絡(luò)DAC、R–2R倒T形電阻網(wǎng)絡(luò)DAC和單值電流型網(wǎng)絡(luò)DAC等。權(quán)電阻網(wǎng)絡(luò)DAC的轉(zhuǎn)換精度取決于基準(zhǔn)電壓VREF,以及模擬電子開關(guān)、運(yùn)算放大器和各權(quán)電阻值的精度。它的缺點(diǎn)是各權(quán)電阻的阻值都不相同,位數(shù)多時(shí),其阻值相差甚遠(yuǎn),這給保證精度帶來很大困難,特別是對(duì)于集成電路的制作很不利...