當鏈路速率不斷提升時,給接收端留的信號裕量會越來越小。比如PCIe4.0的規(guī)范中 定義,信號經過物理鏈路傳輸?shù)竭_接收端,并經均衡器調整以后的小眼高允許15mV, 小眼寬允許18.75ps,而PCIe5.0規(guī)范中允許的接收端小眼寬更是不到10ps。在這么小 的鏈路裕量下,必須仔細調整預加重和均衡器的設置才能得到比較好的誤碼率結果。但是,預 加重和均衡器的組合也越來越多。比如PCIe4.0中發(fā)送端有11種Preset(預加重的預設模 式),而接收端的均衡器允許CTLE在-6~ - 12dB范圍內以1dB的分辨率調整,并且允許 2階DFE分別在±30mV和±20mV范圍內調整。綜合考慮以上因素,實際情況下的預加 重和均衡器參數(shù)的組合可以達幾千種。為什么PCI-E3.0的夾具和PCI-E2.0的不一樣?上海PCI-E測試廠家現(xiàn)貨

由于每對數(shù)據(jù)線和參考時鐘都是差分的,所以主 板的測試需要同時占用4個示波器通道,也就是在進行PCIe4.0的主板測試時示波器能夠 4個通道同時工作且達到25GHz帶寬。而對于插卡的測試來說,只需要把差分的數(shù)據(jù)通道 引入示波器進行測試就可以了,示波器能夠2個通道同時工作并達到25GHz帶寬即可。 12展示了典型PCIe4.0的發(fā)射機信號質量測試環(huán)境。無論是對于發(fā)射機測試,還是對于后面要介紹到的接收機容限測試來說,在PCIe4.0 的TX端和RX端的測試中,都需要用到ISI板。ISI板上的Trace線有幾十對,每相鄰線對 間的插損相差0.5dB左右。由于測試中用戶使用的電纜、連接器的插損都可能會不一致, 所以需要通過配合合適的ISI線對,使得ISI板上的Trace線加上測試電纜、測試夾具、轉接 頭等模擬出來的整個測試鏈路的插損滿足測試要求。比如,對于插卡的測試來說,對應的主 板上的比較大鏈路損耗為20dB,所以ISI板上模擬的走線加上測試夾具、連接器、轉接頭、測 試電纜等的損耗應該為15dB(另外5dB的主板上芯片的封裝損耗通過分析軟件進行模擬)。 為了滿足這個要求,比較好的方法是使用矢量網絡分析儀(VNA)事先進行鏈路標定。天津PCI-E測試代理品牌PCI-E X16,PCI-E 2.0,PCI-E 3.0插口區(qū)別是什么?

為了克服大的通道損耗,PCle5.0接收端的均衡能力也會更強一些。比如接收端的 CTLE均衡器采用了2階的CTLE均衡,其損耗/增益曲線有4個極點和2個零點,其直流增益可以在-5~ - 15dB之間以1dB的分辨率進行調整,以精確補償通道損耗的 影響。同時,為了更好地補償信號反射、串擾的影響,其接收端的DFE均衡器也使用了更復 雜的3-Tap均衡器。對于發(fā)射端來說,PCle5.0相對于PCIe4.0和PCIe3.0來說變化不大, 仍然是3階的FIR預加重以及11種預設好的Preset組合。
規(guī)范中規(guī)定了共11種不同的Preshoot和De-emphasis的組合,每種組合叫作一個 Preset,實際應用中Tx和Rx端可以在Link Training階段根據(jù)接收端收到的信號質量協(xié)商 出一個比較好的Preset值。比如P4沒有任何預加重,P7強的預加重。圖4.3是 PCIe3.0和4.0標準中采用的預加重技術和11種Preset的組合(參考資料:PCI Express@ Base Specification4 .0) 。對于8Gbps、16Gbps 以及32Gbps信號來說,采用的預加重技術完 全一樣,都是3階的預加重和11種Preset選擇。PCI-e 3.0簡介及信號和協(xié)議測試方法;

項目2.12SystemReceiverLinkEqualizationTest:驗證主板在壓力信號下的接收機性能及誤碼率,可以和對端進行鏈路協(xié)商并相應調整對端的預加重,針對8Gbps和16Gbps速率?!ろ椖?.13Add-inCardPLLBandwidth:驗證插卡的PLL環(huán)路帶寬,針對時鐘和所有支持的數(shù)據(jù)速率?!ろ椖?.14Add-inCardPCBImpedance(informative):驗證插卡上走線的PCB阻抗,不是強制測試?!ろ椖?.15SystemBoardPCBImpedance(informative):驗證主板上走線的PCB阻抗,不是強制測試。接下來,我們重點從發(fā)射機和接收機的電氣性能測試方面,講解PCIe4.0的物理層測試方法。如何區(qū)分pci和pci-e(如何區(qū)分pci和pcie) ?青海多端口矩陣測試PCI-E測試
使用PCI-E協(xié)議分析儀能不能直接告訴我總線上的協(xié)議錯誤?上海PCI-E測試廠家現(xiàn)貨
并根據(jù)不同位置處的誤碼率繪制出類似眼圖的分布圖,這個分布圖與很多誤碼儀中眼圖掃描功能的實現(xiàn)原理類似。雖然和示波器實 際測試到的眼圖從實現(xiàn)原理和精度上都有一定差異,但由于內置在接收芯片內部,在實際環(huán) 境下使用和調試都比較方便。PCIe4.0規(guī)范中對于Lane Margin掃描的水平步長分辨率、 垂直步長分辨率、樣點和誤碼數(shù)統(tǒng)計等都做了一些規(guī)定和要求。Synopsys公司展 示的16Gbps信號Lane Margin掃描的示例。克勞德高速數(shù)字信號測試實驗室上海PCI-E測試廠家現(xiàn)貨
規(guī)范中規(guī)定了共11種不同的Preshoot和De-emphasis的組合,每種組合叫作一個 Preset,實際應用中Tx和Rx端可以在Link Training階段根據(jù)接收端收到的信號質量協(xié)商 出一個比較好的Preset值。比如P4沒有任何預加重,P7強的預加重。圖4.3是 PCIe3.0和4.0標準中采用的預加重技術和11種Preset的組合(參考資料:PCI Express@ Base Specification4 .0) 。對于8Gbps、16Gbps 以及32Gbps信號來說,采用的預加重技術完 全一樣,都是3階的預加重和11種Preset選擇。PCIE3.0和PCIE4.0應該如何選...