MIPI聯(lián)盟,即移動產(chǎn)業(yè)處理器接口(MobileIndustryProcessorInterface,簡稱MIPI)聯(lián)盟,是MIPI聯(lián)盟發(fā)起的為移動應用處理器制定的開放標準和一個規(guī)范。
主要是手機內(nèi)部的接口(攝像頭、顯示屏接口、射頻/基帶接口)等標準化,從而減少手機內(nèi)部接口的復雜程度及增加設(shè)計的靈活性。MIPI聯(lián)盟下面有不同的工作組,分別定義的一系列手機內(nèi)部接口標準,比如攝像頭接口CSI、顯示器接口DSI、射頻接口DigRF、麥克風/喇叭接口SLIMBUS等,優(yōu)點:更低功耗,更高數(shù)據(jù)傳輸數(shù)量和更小的PCB占位空間,并且專為移動設(shè)備進行的優(yōu)化,因而更加適合移動設(shè)備的使用。工作組:MIPI聯(lián)盟下的工作組,負責具體事務(wù);Camera工作組;DeviceDescriptorBlock工作組;DigRF工作組Display工作組高速同步接口工作組;接口管理框架工作組;低速多點鏈接工作組;NAND軟件工作組;軟件工作組;系統(tǒng)電源管理工作組;檢測與調(diào)試工作組;統(tǒng)一協(xié)議工作組; D-PHY的發(fā)送信號質(zhì)量測試主要應該包含有哪些測試項目;廣東MIPI測試項目

終端電阻的校準,需要通過如圖3所示的RTUN模塊來實現(xiàn)。它的原理是利用片外精細電阻對片內(nèi)電阻進行校準?;鶞孰娐樊a(chǎn)生的基準電壓vba(1.2V)經(jīng)過buffer在片外6.04K電阻上產(chǎn)生電流,用同樣大小的電流ires流經(jīng)片內(nèi)電阻產(chǎn)生電壓與rex-tv(1.2V)進行比較,觀察比較器的輸出。通過setrd來控制W這三個開關(guān),從000到111掃描,再從111到000掃描,改變片內(nèi)電阻大小,觀察比較器輸出cmpout信號的變化,從而得到使得片內(nèi)電阻接近6.04K的控制字。圖2中的比較器終端電阻采用與該模塊相同類型的電阻,以及成比例的電阻關(guān)系。當RTUN模塊完成校準后,得到的控制字setrd同時控制比較器的終端電阻,從而使得比較器終端電阻接近100歐姆。廣東MIPI測試項目帶有MIPI接口的新型傳感器;

MIPI是一個比較新的標準,其規(guī)范也在不斷修改和改進,目前比較成熟的接口應用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對Camera或Display應用,都有復雜的協(xié)議結(jié)構(gòu)。以DSI為例,其協(xié)議層結(jié)構(gòu)如下:
CSI/DSI的物理層(PhyLayer)由專門的WorkGroup負責制定,其目前的標準是D-PHY。D-PHY采用1對源同步的差分時鐘和1~4對差分數(shù)據(jù)線來進行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時鐘的上下邊沿都有數(shù)據(jù)傳輸。
D-PHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號,功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M~1Gbps);LP模式下采用單端信號,數(shù)據(jù)速率很低(<10Mbps),但是相應的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時又能夠減少功耗。
CSI接口
CSI-2是一個單或雙向差分串行界面,包含時鐘和數(shù)據(jù)信號。CSI-2的層次結(jié)構(gòu):CSI-2由應用層、協(xié)議層、物理層組成。
協(xié)議層包含三層:
像素/字節(jié)打包/解包層,
LLP(LowLevelProtocol)層,
2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value MIPI-DSI接口以MIPI D-PHY協(xié)議定義的物理傳輸層為基礎(chǔ);

當主機向從機發(fā)送TA(turnaround)請求序列LP-II->LP-IO>LPOO>LP-IO>LPOO時,從機檢測到正確的序列后即將低功耗發(fā)送使能端和線路檢測使能端置1。在序列檢測過程中,當接收到LP-II狀態(tài)時則從機立即終止該模式的進入,使通道處于LP-II狀態(tài)。當接口工作于高速接收模式時,主要負責接收主機發(fā)送過來的圖像數(shù)據(jù),并對數(shù)據(jù)包進行解碼,將圖像數(shù)據(jù)轉(zhuǎn)換成RGB666、RGB565、RGB888三種格式輸出到LCOS驅(qū)動控制模塊中點亮液晶像素。并生成行同步信號、場同步信號、數(shù)據(jù)有效信號及像素時鐘信號。當接口工作于低功耗接收模式下時,負責接收主機發(fā)送過來的低功耗命令和數(shù)據(jù),并將其轉(zhuǎn)換成MIPI協(xié)議所描述的DBI格式輸出到LCOS驅(qū)動控制器中,對LCOS顯示模式及參數(shù)進行配置。MIPI測試有什么作用?廣東MIPI測試項目
MIPI 速率和幀率的關(guān)系;廣東MIPI測試項目
MIPI-DSI接口以MIPID-PHY協(xié)議定義的物理傳輸層為基礎(chǔ),DPHY定義的物理傳輸層多可支持4個數(shù)據(jù)通道,1個時鐘通道,每個通道在低功耗模式時以1.2V的低速信號傳輸,在高速模式時則采用擺幅為200毫伏的低壓差分信號傳輸,從而相對于現(xiàn)有的設(shè)備表現(xiàn)出更高性能,更低功耗,更低EMI和更少的引腳,LCOS顯示芯片是一種硅基液晶微顯示技術(shù),常用與便攜式移動電子設(shè)備中,如可穿戴式設(shè)備,要求具有很低的功耗,又要具有較高的顯示分辨率。因此筆者設(shè)計了一種適用于LCOS顯示芯片的MIPIDSI顯示驅(qū)動接口,支持的分辨率為1280*720,幀率60Hz。廣東MIPI測試項目
MIPI D-PHY的接收端容限測試 除了對于D-PHY設(shè)備的發(fā)送的信號質(zhì)量有要求以外,MIPI協(xié)會還規(guī)定了對于接收端的容限要求,D-PHY的CTS規(guī)定的接收端的測試項目主要包含以下幾個部分。 (1)LP信號電平和時序的判決容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被測件對于LP信號高電平、低電平的判決閾值和容限對于脈沖寬度的判決容限測試等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8) (2)LP狀態(tài)下的指令時序判決容限(GROUP2:LP-RXB...