為了提高串行數(shù)據(jù)傳輸?shù)目煽啃?,現(xiàn)在很多更高速率的數(shù)字接口采用對(duì)數(shù)據(jù)進(jìn)行編碼后再做并/串轉(zhuǎn)換的方式。編碼的方式有很多,如8b/9b編碼、8b/10b編碼、64b/66b編碼、128b/130b編碼等,下面以當(dāng)下流行的ANSI8b/10b編碼為例進(jìn)行介紹。
在ANSI8b/10b編碼方式中,8bit的數(shù)據(jù)先通過相應(yīng)的編碼規(guī)則轉(zhuǎn)換成10bit的數(shù)據(jù),再進(jìn)行并/串轉(zhuǎn)換;接收端收到信號(hào)后先把串行數(shù)據(jù)進(jìn)行串/并轉(zhuǎn)換得到10bit的數(shù)據(jù),再通過10bit到8bit的解碼得到原始傳輸?shù)?bit數(shù)據(jù)。因此,如果發(fā)送端并行側(cè)的數(shù)據(jù)速率是8bit×100Mbps,通過8b/10b編碼和并/串轉(zhuǎn)換后的串行側(cè)的數(shù)據(jù)速率就是1bit×1Gbps。8b/10b編碼方法早由IBM發(fā)明,后來成為ANSI標(biāo)準(zhǔn)的一部分(ANSIX3.230-1994,clause11),并在通信和計(jì)算機(jī)總線上廣泛應(yīng)用。表1.1是ANSI8b/10b編碼表的一部分,以數(shù)據(jù)0x00為例, 數(shù)字信號(hào)取值是散的,通過數(shù)學(xué)方法對(duì)原有信號(hào)處理,編碼成二進(jìn)制信號(hào)后,再載波的方式發(fā)送編碼后的數(shù)字流。信息化數(shù)字信號(hào)測試參考價(jià)格

偽隨機(jī)碼型(PRBS)
在進(jìn)行數(shù)字接口的測試時(shí),有時(shí)會(huì)用到一些特定的測試碼型。比如我們在進(jìn)行信號(hào)質(zhì)量測試時(shí),如果被測件發(fā)送的只是一些規(guī)律跳變的碼型,可能不了真實(shí)通信時(shí)的惡劣情況,所以測試時(shí)我們會(huì)希望被測件發(fā)出的數(shù)據(jù)盡可能地隨機(jī)以惡劣的情況。同時(shí),因?yàn)檫@種數(shù)據(jù)流很多時(shí)候只是為了測試使用的,用戶的被測件在正常工作時(shí)還是要根據(jù)特定的協(xié)議發(fā)送真實(shí)的數(shù)據(jù)流,因此產(chǎn)生這種隨機(jī)數(shù)據(jù)碼流的電路比較好盡可能簡單,不要額外占用太多的硬件資源。那么怎么用簡單的方法產(chǎn)生盡可能隨機(jī)一些的數(shù)據(jù)流輸出呢?首先,因?yàn)檎嬲S機(jī)的碼流是很難用簡單的電路實(shí)現(xiàn)的,所以我們只需要生成盡可能隨機(jī)的碼流就可以了,其中常用的一種數(shù)據(jù)碼流是PRBS(PseudoRandomBinarySequence,偽隨機(jī)碼)碼流。PRBS碼的產(chǎn)生非常簡單,圖1.21是PRBS7的產(chǎn)生原理,只需要用到7個(gè)移位寄存器和簡單的異或門就可以實(shí)現(xiàn)。 電氣性能測試數(shù)字信號(hào)測試配件數(shù)字信號(hào)上升時(shí)間是示波器中進(jìn)行上升時(shí)間測量例子,光標(biāo)交叉點(diǎn)指示出上升時(shí)間測量的起始點(diǎn)和結(jié)束點(diǎn)的位置;

這種并/串轉(zhuǎn)換方法由于不涉及信號(hào)的編解碼,結(jié)構(gòu)簡單,效率較高,但是需要收發(fā)端進(jìn)行精確的時(shí)鐘同步以控制信號(hào)的復(fù)用和解復(fù)用操作,因此需要專門的時(shí)鐘傳輸通道,而且串行信號(hào)上一旦出現(xiàn)比較大的抖動(dòng)就會(huì)造成串/并轉(zhuǎn)換的錯(cuò)誤。
因此,這種簡單的并/串轉(zhuǎn)換方式一般用于比較關(guān)注傳輸效率的芯片間的短距離互連或者一些光端機(jī)信號(hào)的傳輸中。另外,由于信號(hào)沒有經(jīng)過任何編碼,信號(hào)中可能會(huì)出現(xiàn)比較長的連續(xù)的0或者連續(xù)的1,因此信號(hào)必須采用直流耦合方式,收發(fā)端一旦存在比較大的共模或地噪聲,會(huì)嚴(yán)重影響信號(hào)質(zhì)量,因此這種并/串轉(zhuǎn)換方式用于電信號(hào)傳輸時(shí)或者傳輸速率不太高(通常<1Gbps),或者傳輸距離不太遠(yuǎn)(通常<50cm)的場合。
數(shù)字信號(hào)的抖動(dòng)(Jitter)
抖動(dòng)的概念
抖動(dòng)(Jitter)是數(shù)字信號(hào),尤其是高速數(shù)字信號(hào)的一個(gè)非常關(guān)鍵的概念。如圖1.40所 示,抖動(dòng)反映的是數(shù)字信號(hào)偏離其理想位置的時(shí)間偏差。
高頻數(shù)字信號(hào)的比特周期都非常短,一般為幾百ps甚至幾十ps,很小的抖動(dòng)都會(huì)造成信號(hào)采樣位置的變化從而造成數(shù)據(jù)誤判,所以高頻數(shù)字信號(hào)對(duì)于抖動(dòng)都有嚴(yán)格的要求。抖動(dòng)這個(gè)概念說起來簡單,但實(shí)際上仔細(xì)研究起來是非常復(fù)雜的,關(guān)于其概念的理解有以下幾個(gè)需要注意的方面:
數(shù)字信號(hào)可通過分時(shí)將大量信號(hào)合成為一個(gè)信號(hào)(稱復(fù)用信號(hào)),通過某個(gè)處理器處理后,再將信號(hào)解復(fù)用;

綜上所述,要把并行的信號(hào)通過串行總線傳輸,一般需要對(duì)數(shù)據(jù)進(jìn)行并/串轉(zhuǎn)換。為了進(jìn)一步減少傳輸線的數(shù)量和提高傳輸距離,很多高速數(shù)據(jù)總線采用嵌入式時(shí)鐘和8b/10b的數(shù)據(jù)編碼方式。8b/10b編碼由于直流平衡、支持AC耦合、可嵌入時(shí)鐘信息、抗共模干擾能力強(qiáng)、編解碼結(jié)構(gòu)相對(duì)簡單等優(yōu)點(diǎn),在很多高速的數(shù)字總線如FiberChannel、PCIe、SATA、USB3.0、DisplayPort、XAUI、RapidIO等接口上得到廣泛應(yīng)用。圖1.20是一路串行的2.5Gbps的8b/10b編碼后的數(shù)據(jù)流以及相應(yīng)的解碼結(jié)果,從中可以明顯看到解出的K28.5等控制碼以及相應(yīng)的數(shù)據(jù)信息。數(shù)字信號(hào)的帶寬(Bandwidth);通信數(shù)字信號(hào)測試
模擬信號(hào)和數(shù)字信號(hào)的相互轉(zhuǎn)換;信息化數(shù)字信號(hào)測試參考價(jià)格
對(duì)于真實(shí)的數(shù)據(jù)信號(hào)來說,其頻譜會(huì)更加復(fù)雜一些。比如偽隨機(jī)序列(PRBS)碼流的頻譜的包絡(luò)類似一個(gè)sinc函數(shù)。圖1.4是用同一個(gè)發(fā)送芯片分別產(chǎn)生的800Mbps和2.5Gbps的PRBS信號(hào)的頻譜,可以看到雖然輸出數(shù)據(jù)速率不一樣,但是信號(hào)的主要頻譜能量集中在4GHz以內(nèi),也并不見得2.5Gbps信號(hào)的高頻能量就比800Mbps的高很多。
頻譜儀是對(duì)信號(hào)能量的頻率分布進(jìn)行分析的準(zhǔn)確的工具,數(shù)字工程師可以借助頻譜分析儀對(duì)被測數(shù)字信號(hào)的頻譜分布進(jìn)行分析。當(dāng)沒有頻譜儀可用時(shí),我們通常根據(jù)數(shù)字信號(hào)的上升時(shí)間估算被測信號(hào)的頻譜能量:
信號(hào)的比較高頻率成分=0.5/信號(hào)上升時(shí)間(10%~90%)
或者當(dāng)使用20%~80%的上升時(shí)間標(biāo)準(zhǔn)時(shí),計(jì)算公式如下:
信號(hào)的比較高頻率成分=0.4/信號(hào)上升時(shí)間(20%~80%) 信息化數(shù)字信號(hào)測試參考價(jià)格
深圳市力恩科技有限公司在實(shí)驗(yàn)室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀一直在同行業(yè)中處于較強(qiáng)地位,無論是產(chǎn)品還是服務(wù),其高水平的能力始終貫穿于其中。力恩科技是我國儀器儀表技術(shù)的研究和標(biāo)準(zhǔn)制定的重要參與者和貢獻(xiàn)者。公司承擔(dān)并建設(shè)完成儀器儀表多項(xiàng)重點(diǎn)項(xiàng)目,取得了明顯的社會(huì)和經(jīng)濟(jì)效益。將憑借高精尖的系列產(chǎn)品與解決方案,加速推進(jìn)全國儀器儀表產(chǎn)品競爭力的發(fā)展。
建立時(shí)間和保持時(shí)間加起來的時(shí)間稱為建立/保持時(shí)間窗口,是接收端對(duì)于信號(hào)保持在 同一個(gè)邏輯狀態(tài)的**小的時(shí)間要求。數(shù)字信號(hào)的比特寬度如果窄于這個(gè)時(shí)間窗口就肯定無 法同時(shí)滿足建立時(shí)間和保持時(shí)間的要求,所以接收端對(duì)于建立/保持時(shí)間窗口大小的要求實(shí) 際上決定了這個(gè)電路能夠工作的比較高的數(shù)據(jù)速率。通常工 作速率高一些的芯片,很短的建 立時(shí)間、保持時(shí)間就可以保證電路可靠工作,而工作速率低一 些的芯片則會(huì)要求比較長的建 立時(shí)間和保持時(shí)間。 另外要注意的是, 一個(gè)數(shù)字電路能夠可靠工作的比較高數(shù)據(jù)速率不僅取決于接收端對(duì)于 建立/保持時(shí)間的要求,輸出端的上升時(shí)間過緩、輸出幅度偏小、信號(hào)和時(shí)鐘中有抖動(dòng)、信...