MIPI M-PHY的協(xié)議解碼
使用M-PHY總線的MIPI接口(如DigRFV4、LLIUniPro等)目前還是比較新的標(biāo)準(zhǔn),很多功能還在開(kāi)發(fā)過(guò)程中,用戶在實(shí)際的應(yīng)用過(guò)程中除了會(huì)遇到信號(hào)質(zhì)量的問(wèn)題外,還可能會(huì)遇到各種各樣協(xié)議方面的問(wèn)題。如果要對(duì)相應(yīng)的協(xié)議做具體的分析和調(diào)試,需要使用的協(xié)議分析儀(如Agilent公司的DigRF協(xié)議分析儀和訓(xùn)練器),的協(xié)議分析儀可以有很深的內(nèi)存深度,可以針對(duì)相應(yīng)的協(xié)議設(shè)置多級(jí)的復(fù)雜觸發(fā),可以對(duì)不關(guān)心的數(shù)據(jù)包進(jìn)行相應(yīng)的過(guò)濾,因此很多芯片廠家會(huì)選擇的協(xié)議分析進(jìn)行協(xié)議測(cè)試。而對(duì)于很多具體的使用者來(lái)說(shuō),可能只需要簡(jiǎn)單地了解一下總線上當(dāng)前的狀態(tài),能夠分析示波器上當(dāng)前捕獲的這段波形中傳輸?shù)氖鞘裁磾?shù)據(jù)包以及包里的具體內(nèi)容,這時(shí)候就可以考慮選擇示波器里的協(xié)議解碼功能。
例如基于示波器的N8807ADigRFV4協(xié)議解碼軟件、N8808AUniPro協(xié)議解碼軟件、N8809ALLI協(xié)議解碼軟件、N8818AUFS協(xié)議解碼軟件等。圖14.8~圖14.10是幾個(gè)在示波器里進(jìn)行M-PHY總線解碼的例子。 數(shù)字示波器使用及MIPI-DSI信號(hào)測(cè)量;海南MIPI測(cè)試執(zhí)行標(biāo)準(zhǔn)

國(guó)際移動(dòng)行業(yè)處理器(MIPI)聯(lián)盟日前正式發(fā)布了針對(duì)移動(dòng)電話的顯示器串行接口規(guī)范(DisplaySerialInterfaceSpecification,DSI)。DSI基于MIPI的高速、低功率可擴(kuò)展串行互聯(lián)的D-PHY物理層規(guī)范。
基于SLVS的物理層支持高達(dá)1Gbps的數(shù)據(jù)速率,同時(shí)產(chǎn)生極小的噪聲?;贒-PHY技術(shù),DSI增加了功能以滿足移動(dòng)設(shè)備顯示子系統(tǒng)的需要,包括低功率模式、雙向通信、16、18和24位像素的本國(guó)語(yǔ)言支持,并具備單一接口驅(qū)動(dòng)4塊顯示屏的能力,以及對(duì)緩沖和非緩沖面板的支持。 海南MIPI測(cè)試執(zhí)行標(biāo)準(zhǔn)什么是MIPI物理層一致性測(cè)試;

MIPI顯示器工作組DickLawrence在一份聲明中稱(chēng),“這一標(biāo)準(zhǔn)給從簡(jiǎn)單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開(kāi)放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號(hào),在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號(hào)增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對(duì)其他信號(hào)的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.
移動(dòng)產(chǎn)/處理器接口MIPI(mobileindustryprocessorinter-face)是為移動(dòng)應(yīng)用處理器制定開(kāi)放標(biāo)準(zhǔn),旨在為移動(dòng)設(shè)備內(nèi)部的攝像頭、顯示屏、射頻,基帶等提供標(biāo)準(zhǔn)化接口。它使這些設(shè)備的接口既能增加帶寬,提高性能,同時(shí)又能降低成本、復(fù)雜度、功耗以及電磁干擾。MIPI并不是一個(gè)單一的接口或協(xié)議,而是包含了一套協(xié)議和標(biāo)準(zhǔn),以滿足各種子系統(tǒng)獨(dú)特的需求。D-PHY提供了主機(jī)和從機(jī)之間的同步物理連接。一個(gè)典型的DPHY配置包含一個(gè)時(shí)鐘通道模塊和一至四個(gè)數(shù)據(jù)通道模塊。D-PHY采用差分信號(hào)與另一端的D-PHY連通以高速傳輸圖像數(shù)據(jù),低速傳輸控制與狀態(tài)信息則采用單端信號(hào)進(jìn)行。時(shí)序測(cè)試:測(cè)試MIPI接口的信號(hào)時(shí)序是否符合規(guī)范,包括時(shí)鐘頻率、數(shù)據(jù)延遲、數(shù)據(jù)速率等;

克勞德高速數(shù)字信號(hào)測(cè)試實(shí)驗(yàn)室
MIPID-PHY信號(hào)質(zhì)量測(cè)試
MIPID-PHY的信號(hào)質(zhì)量的測(cè)試方法主要參考MIPI協(xié)會(huì)發(fā)布的CTS(D-PHYPhysicalLayerConformanceTestSuite)。要進(jìn)行MIPI信號(hào)質(zhì)量的測(cè)試,首先要選擇合適帶寬的示波器。按照MIPI協(xié)會(huì)的要求,測(cè)試MIPID-PHY的信號(hào)質(zhì)量需要至少4GHz帶寬的示波器。為了提高更好測(cè)試的效率,測(cè)試中推薦采用4支探頭分別連接clk+/clk-和data+data一信號(hào)進(jìn)行測(cè)試,對(duì)于有多條Lane的情況可以每條數(shù)據(jù)Lane分別測(cè)試。 MIPI CSI、DSI、UFS、C-PHY、D-PHY、M-PHY概念理解;海南MIPI測(cè)試執(zhí)行標(biāo)準(zhǔn)
什么是mipi一致性測(cè)試;海南MIPI測(cè)試執(zhí)行標(biāo)準(zhǔn)
2,MIPID-PHY測(cè)試項(xiàng)目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 海南MIPI測(cè)試執(zhí)行標(biāo)準(zhǔn)
MIPI D-PHY的接收端容限測(cè)試 除了對(duì)于D-PHY設(shè)備的發(fā)送的信號(hào)質(zhì)量有要求以外,MIPI協(xié)會(huì)還規(guī)定了對(duì)于接收端的容限要求,D-PHY的CTS規(guī)定的接收端的測(cè)試項(xiàng)目主要包含以下幾個(gè)部分。 (1)LP信號(hào)電平和時(shí)序的判決容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被測(cè)件對(duì)于LP信號(hào)高電平、低電平的判決閾值和容限對(duì)于脈沖寬度的判決容限測(cè)試等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8) (2)LP狀態(tài)下的指令時(shí)序判決容限(GROUP2:LP-RXB...