2,MIPI協(xié)議的主要應(yīng)用領(lǐng)域
2.5G、3G手機、PDA、PMP、手持多媒體設(shè)備
3,目前應(yīng)用為成熟的兩個接口CSI(CameraSerialInterface)一個位于處理器和顯示模組之間的高速串行接口DSI(DisplaySerialInterface)一個位于處理器和攝像模組之間的高速串行接口。
4,DSI分層結(jié)構(gòu)DSI分四層,
對應(yīng)D-PHY、DSI、DCS規(guī)范、分層結(jié)構(gòu)圖如下:
?PHY定義了傳輸媒介,輸入/輸出電路和和時鐘和信號機制。
?LaneManagement層:發(fā)送和收集數(shù)據(jù)流到每條lane。
?LowLevelProtocol層:定義了如何組幀和解析以及錯誤檢測等。
?Application層:描述高層編碼和解析數(shù)據(jù)流。 時鐘線的LP信號質(zhì)量測試;河南設(shè)備MIPI測試

如何測試電接口信令?
數(shù)據(jù)在HS模式下傳送,在線路空閑時,發(fā)射機切換到低功率模式,以便節(jié)能。在高速(HS)模式下,差分電壓最小值是140mV,標稱值是200mV,比較大值是270mV,數(shù)據(jù)速率擴展到比較大2.5Gb/s。HS模式由兩種可能狀態(tài)組成:Differential-0(HS-0)和Differential-1(HS-1)。在低功率(LP)模式下,信令采用兩條單端線路,擺幅為1.2V,比較大運行數(shù)據(jù)速率為10Mb/s。數(shù)據(jù)+(Dp)線路和數(shù)據(jù)-(Dn)線路相互獨立。每條線路可以有兩種狀態(tài):0和1,這會導致LP模式,其有四種可能的狀態(tài):LP-00,LP-01,LP-10,LP-11。 河南設(shè)備MIPI測試MIPI-DSI接口IP設(shè)計模擬部分采用定制方法;

在四條通路之間,在以2.5 Gbps/路運行時,D-PHY 1.2信號的最大吞吐量約為10 Gbps。物理層信號有兩種模式:高速(HS)模式和低功率(LP)模式。高速[HS]模式用于快速傳送數(shù)據(jù)。在系統(tǒng)處于空閑時,低功率[LP]模式用來傳送控制信息,以延長電池續(xù)航時間。HS和LP模式有不同的端接方式,系統(tǒng)應(yīng)能夠動態(tài)改變端接方式,以支持這兩種模式
HS數(shù)據(jù)的速度越高,顯示器能夠支持的分辨率越高,影像的清晰度也就越好。數(shù)據(jù)速率與分辨率之間的關(guān)系,還要看一下其他幾個參數(shù)。
●像素時鐘:決定著像素傳送的速率
●刷新速率:屏幕每秒刷新次數(shù)
●色彩深度:用來表示一個像素的顏色的位數(shù)像素時鐘的推導公式如下:像素時鐘=水平樣點數(shù)x垂直行數(shù)x刷新速率。其中水平樣點數(shù)和垂直行數(shù)包括水平和垂直消隱間隔。
MIPICSI/DSI的協(xié)議測試
對于從事MIPICSI/DSI的芯片和模塊開發(fā)的用戶來說,需要的是能夠地驗證被測件的功能及在各種可能出現(xiàn)的情況下的表現(xiàn),依靠示波器提供的信號質(zhì)量分析和協(xié)議解碼功能就不太夠了(主要是內(nèi)存深度和觸發(fā)功能的限制),這時的協(xié)議分析儀是個更好的選擇,例如Agilent公司基于U4421A平臺的MIPICSI/DSI的協(xié)議分析和信號激勵方案。如圖13.14所示,U4421A采用的也是AXIe的模塊式結(jié)構(gòu),是插在AXle機箱里的一個分析模塊,根據(jù)不同的License選件可以配置分析儀或訓練器功能,或者兩者兼有。 MIPI CSI、DSI、UFS、C-PHY、D-PHY、M-PHY概念理解;

液晶屏接口類型有LVDS接口、MIPIDSIDSI接口(下文只討論液晶屏LVDS接口,不討論其它應(yīng)用的LVDS接口,因此說到LVDS接口時無特殊說明都是指液晶屏LVDS接口),它們的主要信號成分都是5組差分對,其中1組時鐘CLK,4組DATA(MIPIDSI接口中稱之為lane),它們到底有什么區(qū)別,能直接互聯(lián)么?在網(wǎng)上搜索“MIPIDSI接口與LVDS接口區(qū)別”找到的答案基本上是描述MIPIDSI接口是什么,LVDS接口是什么,沒有直接回答該問題。深入了解這些資料后,有了一些眉目,整理如下。首先,兩種接口里面的差分信號是不能直接互聯(lián)的,準確來說是互聯(lián)后無法使用,MIPIDSI轉(zhuǎn)LVDS比較簡單,有現(xiàn)成的芯片,例如ICN6201、ZA7783;LVDS轉(zhuǎn)MIPIDSI比較復雜暫時沒看到通用芯片,基本上是特制模塊,而且原理也比較復雜。其次,它們的主要區(qū)別總結(jié)為兩點:1、LVDS接口只用于傳輸視頻數(shù)據(jù),MIPIDSI不僅能夠傳輸視頻數(shù)據(jù),還能傳輸控制指令;2、LVDS接口主要是將RGBTTL信號按照SPWG/JEIDA格式轉(zhuǎn)換成LVDS信號進行傳輸,MIPIDSI接口則按照特定的握手順序和指令規(guī)則傳輸屏幕控制所需的視頻數(shù)據(jù)和控制數(shù)據(jù)。MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應(yīng)用層模塊;寧夏MIPI測試
mipi測試,MIPI信號完整性測試,眼圖測試,時鐘抖動測試;河南設(shè)備MIPI測試
2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 河南設(shè)備MIPI測試
MIPI D-PHY的接收端容限測試 除了對于D-PHY設(shè)備的發(fā)送的信號質(zhì)量有要求以外,MIPI協(xié)會還規(guī)定了對于接收端的容限要求,D-PHY的CTS規(guī)定的接收端的測試項目主要包含以下幾個部分。 (1)LP信號電平和時序的判決容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被測件對于LP信號高電平、低電平的判決閾值和容限對于脈沖寬度的判決容限測試等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8) (2)LP狀態(tài)下的指令時序判決容限(GROUP2:LP-RXB...