2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 時鐘線的HS信號質(zhì)量測試;黑龍江MIPI測試一致性測試

MIPI是一個比較新的標(biāo)準(zhǔn),其規(guī)范也在不斷修改和改進(jìn),目前比較成熟的接口應(yīng)用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對Camera或Display應(yīng)用,都有復(fù)雜的協(xié)議結(jié)構(gòu)。以DSI為例,其協(xié)議層結(jié)構(gòu)如下:
CSI/DSI的物理層(PhyLayer)由專門的WorkGroup負(fù)責(zé)制定,其目前的標(biāo)準(zhǔn)是D-PHY。D-PHY采用1對源同步的差分時鐘和1~4對差分?jǐn)?shù)據(jù)線來進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時鐘的上下邊沿都有數(shù)據(jù)傳輸。
D-PHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號,功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M~1Gbps);LP模式下采用單端信號,數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時又能夠減少功耗。
CSI接口
CSI-2是一個單或雙向差分串行界面,包含時鐘和數(shù)據(jù)信號。CSI-2的層次結(jié)構(gòu):CSI-2由應(yīng)用層、協(xié)議層、物理層組成。
協(xié)議層包含三層:
像素/字節(jié)打包/解包層,
LLP(LowLevelProtocol)層, 安徽MIPI測試熱線MIPI應(yīng)用的物理層標(biāo)準(zhǔn)是D-PHY;

數(shù)字示波器使用及MIPI-DSI信號測量
數(shù)字示波器主要用于時域波形測試,測量電壓/電流隨時間的變化情況,MIPI-DSI是MIPI聯(lián)盟針對顯示設(shè)備開發(fā)的標(biāo)準(zhǔn)接口協(xié)議,這里記錄下本人學(xué)習(xí)數(shù)字示波器的使用和MIPI-DSI信號測試的一些總結(jié)。
一、示波器的主要指標(biāo)數(shù)字示波器的工作可以分為以下幾個部分,對表筆采集的信號做放大和衰減,ADC對信號進(jìn)行模數(shù)轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)存儲在高速緩存中,對信號進(jìn)行重建和顯示。前端的放大衰減電路決定了示波器的帶寬,模數(shù)轉(zhuǎn)換電路決定了示波器的采樣率,而高速緩存則決定了示波器的存儲深度,以下對這三個指標(biāo)分別說明。
MIPI-DSI接口IP設(shè)計與仿真
MIPI-DSI接口IP設(shè)計模擬部分采用定制方法,數(shù)字部分采用Veriloa語言描述,程序設(shè)計采用層次化設(shè)計方法,根據(jù)圖2所示是MIPI-DSI接口總體功能電路設(shè)計框圖,編寫系統(tǒng)spec和模塊spec,設(shè)定各個功能模塊的互連接目,每個模塊的數(shù)據(jù)流外理都采用有限狀態(tài)機(jī)進(jìn)行描述。MIPLDSI在上由初始化時外干閑苦狀態(tài),總線都處于LP-II狀態(tài),當(dāng)檢測到主機(jī)發(fā)送序列時,從機(jī)接收序列,并判斷開始進(jìn)入哪種工作模式,主要有高速接收、Escape模式和反向傳輸(Turnaround)模式。
設(shè)計的頂層模塊,為頂層模塊搭建測試平臺的初始化環(huán)境,根據(jù)MIPI協(xié)議描述的DSI接口的各個功能,編寫測試激勵testcase,通過建立虛擬主機(jī)發(fā)送端,建立虛擬顯示驅(qū)動接收端,搭建起系統(tǒng)的驗證平臺,仿真結(jié)果 MIPI物理層一致性測試是一種用于檢測MIPI接口物理層性能是否符合規(guī)范的測試方法;

對于MIPI模組或芯片的測試可以根據(jù)MIPI協(xié)會推薦的方法設(shè)計評估板TVB(TesVehicleBoard)并結(jié)合協(xié)會提供的RTB(RefererTerminationBoard)進(jìn)行信號測試,TVB板的設(shè)計可以參考MIPI協(xié)會提供的PCB文件,根據(jù)用戶要測試的模組或芯片的具體布線要求稍作修改,目的是把被測的MIPI信號轉(zhuǎn)成標(biāo)準(zhǔn)SMA接口的輸出,并通過SMA電纜連接到RTB板上。RTB板可以從MIPI協(xié)會購買,上面除了可以引出信號到插針上方便測試以外,還可以根據(jù)HS和LP模式的不同切換負(fù)載的匹配,并根據(jù)需要模擬不同的容性負(fù)載,以方便進(jìn)行不同情況下的信號測試。而對于系統(tǒng)廠商(如手機(jī)廠商等)來說,由于系統(tǒng)設(shè)計已經(jīng)完成,要進(jìn)行MIPI的信號測試只能使用焊接或點(diǎn)測探頭連接PCB上的實際信號進(jìn)行測試,進(jìn)行系統(tǒng)間MIPD-PHY信號測試的典型連接圖。MIPI M-PHY的協(xié)議解碼;吉林MIPI測試方案
MIPI CSI/DSI的協(xié)議測試;黑龍江MIPI測試一致性測試
數(shù)據(jù)通道0具有高速數(shù)據(jù)接收,以及低功耗下的Escape模式,數(shù)據(jù)通道1具有高速數(shù)據(jù)接收和功耗模式,在閑置狀態(tài)時,通道都處于LP-II狀態(tài)。當(dāng)主機(jī)向從機(jī)發(fā)送高速接收請求序列LP-II->LPOI->LPOO,從機(jī)通過檢測LP-II->LPOI和LPOI->LPOO的變化,使能差分放大電路的中的終端電阻控制信號,打開高速接收,從機(jī)開始準(zhǔn)備接收主機(jī)高速發(fā)送過來的數(shù)據(jù)。當(dāng)主機(jī)向從機(jī)發(fā)送Escape模式進(jìn)入序列LP-II->LP-IO>LPOO>LPOI->LPOO時,從機(jī)開始檢測序列,在正確接收到的LPOO狀態(tài)后即進(jìn)入Escape模式,然后等待主機(jī)發(fā)送Entrycommands。再進(jìn)行相應(yīng)的操作,退出Escape模式的序列是LP-IO>LP-II。 黑龍江MIPI測試一致性測試
MIPI D-PHY的接收端容限測試 除了對于D-PHY設(shè)備的發(fā)送的信號質(zhì)量有要求以外,MIPI協(xié)會還規(guī)定了對于接收端的容限要求,D-PHY的CTS規(guī)定的接收端的測試項目主要包含以下幾個部分。 (1)LP信號電平和時序的判決容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被測件對于LP信號高電平、低電平的判決閾值和容限對于脈沖寬度的判決容限測試等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8) (2)LP狀態(tài)下的指令時序判決容限(GROUP2:LP-RXB...